Lehrstuhl für Technische Elektronik
Technische Universität München (TUM) - Arcisstr. 21 - 80333 München

Dipl.-Ing. Elisabeth Glocker

Elisabeth Glocker
Telefon: +49 (0)89 289-22908
Fax: +49 (0)89 289-22938
Email: elisabeth.glocker_AT_tum_DOT_de
Postanschrift: Technische Universität München
Lehrstuhl für Technische Elektronik
Arcisstr. 21
D-80333 München
Besucheradresse: Theresienstr. 90, Gebäude N3
Lehrstuhl für Technische Elektronik, Raum N5306

Forschung

  • Hardware-Monitorsystem für invasive Architekturen
    (Teilprojekt B4 des DFG Sonderforschungsbereich/Transregio 89 "Invasives Rechnen, InvasIC")

Unter dem Begriff "Invasives Rechnen" soll ein völlig neues Paradigma für den Entwurf und die Programmierung zukünftiger paralleler Rechensysteme erforscht werden. Die Grundidee besteht darin, parallelen Programmen die Fähigkeit zu verleihen ressourcengewahr Berechnungen auf eine Menge aktuell verfügbarer Ressourcen zu verteilen ("Invasion"), und nach paralleler Abarbeitung diese wieder frei zu geben. Um diese neue Art der selbstadaptiven und ressourcengewahren Programmierung auf zukünftigen MPSoCs (engl. Multi-Processor-Systems-on-a-Chip) effizient zu ermöglichen, bedarf es neuer Programmierkonzepte, Sprachen und Compilern wie auch Laufzeit- bzw. Betriebssystemen sowie revolutionärer Architekturerfindungen, die sich auf die Rekonfigurierbarkeit von sowohl Prozessor-, Verbindungs- als auch Speicher-Ressourcen beziehen.

Das Teilprojekt B4 beschäftigt sich mit der Erfassung von Betriebsbedingungen der invasiven Hardware, deren Weitergabe und der Optimierung der benötigten Monitore. Damit sind invasive Algorithmen in der Lage, die Hardware-Beschaffenheit für eine optimale Ausnutzung der invasiven Hardware zu berücksichtigen. Zur Messung der Betriebsparameter werden Monitorschaltungen entworfen und deren Anzahl und Anordnung in der invasiven Architektur optimiert, um effiziente Kommunikation zwischen den verschiedenen Hierarchieebenen zu gewährleisten. Es wird ein parametrisiertes Modell der Statusinformationen wie Leistungsverbrauch, Temperatur und maximale Rechenleistung entwickelt, mit dessen Hilfe Systemsimulation, Optimierung und die Emulation auf dem FPGA-Demonstrator erfolgen.

Weitere Informationen finden sich auf der InvasIC Webseite.

Lehre

Aktuelle Bachelor-/Master-/Studien-/Diplomarbeiten

Publikationen

  • Glocker, E. and Chen, Q. and Zaidi, A. M. and Schlichtmann, U. and Schmitt-Landsiedel, D.:
    "Emulation of an ASIC power and temperature monitor system for FPGA prototyping",
    Int. Symp. on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC), pp. 1-8, doi:10.1109/ReCoSoC.2015.7238083, 2015
  • Glocker, E. and Boppu, S. and Chen, Q. and Schlichtmann, U. and Teich, J. and Schmitt-Landsiedel, D.:
    "Temperature modeling and emulation of an ASIC temperature monitor system for Tightly-Coupled Processor Arrays (TCPAs) on FPGA",
    Advances in Radio Science, 12, 103–109, doi:10.5194/ars-12-103-2014, 2014.
  • Glocker, E. and Chen, Q. and Zaidi, A. and Schlichtmann, U. and Schmitt-Landsiedel, D.:
    "Emulated ASIC Power and Temperature Monitor System for FPGA Prototyping of an Invasive MPSoC Computing Architecture",
    Proceedings of the First Workshop on Resource Awareness and Adaptivity in Multi-Core Computing (Racing 2014), pp. 14-15, 2014
  • Glocker, E. and Chen, Q. and Zaidi, A. and Schlichtmann, U. and Schmitt-Landsiedel, D.:
    "Emulierung eines ASIC-Leistungsverbrauchs- und Temperaturmonitorsystems für FPGA-Prototyping eines ressourcengewahren Computersystems",
    16. Workshop Analogschaltungen, 2014
  • Glocker, E. and Boppu, S. and Chen, Q. and Schlichtmann, U. and Teich, J. and Schmitt-Landsiedel, D.:
    "Temperature modeling and emulation of an ASIC temperature monitor system for Tightly-Coupled Processor Arrays (TCPAs) on FPGA",
    Kleinheubacher Tagung 2013
  • Glocker, E. and Schmitt-Landsiedel, D.:
    "Modeling of temperature scenarios in a multicore processor system",
    Advances in Radio Science, 11, 219-225, doi:10.5194/ars-11-219-2013, 2013
  • Glocker, E. and Schmitt-Landsiedel, D.:
    "Modeling of temperature scenarios in a multicore processor system",
    Kleinheubacher Tagung 2012
  • E. Glocker, D. Schmitt-Landsiedel, and S. Drapatz:
    "Countermeasures against NBTI degradation on 6T-SRAM cells",
    Advances in Radio Science, 9, 255-261, doi:10.5194/ars-9-255-2011, 2011
  • E. Glocker, D. Schmitt-Landsiedel, and S. Drapatz:
    "Gegenmaßnahmen zur NBTI Degradation bei 6T-SRAM Speicherzellen",
    Kleinheubacher Tagung 2010